Bereich- Verz�gerung- Leistungseffizienter Carry Select Addierer - Sareeka Deore

Bereich- Verz�gerung- Leistungseffizienter Carry Select Addierer

(Autor)

Buch | Softcover
52 Seiten
2024
Verlag Unser Wissen
978-620-7-19044-7 (ISBN)
43,90 inkl. MwSt
  • Titel nicht im Sortiment
  • Artikel merken
Ein Hauptziel wird in diesem Buch vorgeschlagen, um die Fläche und die Leistung der SQRT CSLA-Architektur zu reduzieren. Die kondensierte Summe von Gattern durch die Reduzierung der Menge an logischen Quellen dieser Arbeit bringt einen großen Vorteil bei der Verringerung der Fläche und auch der Leistung. Daher erhalten wir die ungleiche CSLA-Baugruppe mit geringer Fläche, geringer Leistung, einfach und real für VLSI-Hardware-Einsatz. Ich habe die logischen Aufgaben, die in den konventionellen und BEC-basierten CSLAs erklärt werden, entworfen, um den Datenbedarf zu überarbeiten und entlassene logische Prozesse zu kennen. Ich habe alle abgelehnten logischen Vorgänge der konventionellen CSLA, bei denen kein Fehler in der Ausgabe auftritt, ausgemerzt und eine neue logische Vorbereitung für die CSLA projiziert. In der projektierten CSLA-Methode wird die CS-Operation (Carry Select) vor der Kontrolle der Endsumme durchgeführt, dies ist der Hauptunterschied zwischen der konventionellen und der vorgeschlagenen Methode.

Assistenzprofessor bei SKNSITS LonavalaME(VLSI & Eingebettete Systeme)

Erscheinungsdatum
Sprache deutsch
Maße 152 x 229 mm
Gewicht 91 g
Themenwelt Technik Elektrotechnik / Energietechnik
Schlagworte Addierer • BEC • CSLA • FPGA • rechenwerk • sqrt
ISBN-10 620-7-19044-0 / 6207190440
ISBN-13 978-620-7-19044-7 / 9786207190447
Zustand Neuware
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich
Wegweiser für Elektrofachkräfte

von Gerhard Kiefer; Herbert Schmolke; Karsten Callondann

Buch | Hardcover (2024)
VDE VERLAG
48,00