Implementierung Einer Hochleistungsfähigen 32-Bit RISC Core Architektur - CHANDRA SHAKER ARRABOTU, M Rajani, D Ravi Chandan

Implementierung Einer Hochleistungsfähigen 32-Bit RISC Core Architektur

Buch | Softcover
80 Seiten
2023
Verlag Unser Wissen
978-620-6-24552-0 (ISBN)
43,90 inkl. MwSt
  • Titel nicht im Sortiment
  • Artikel merken
In diesem Buch geht es um den Entwurf eines RISC-Prozessors mit Pipelining-Architektur. Das 5-stufige Pipelining wird verwendet, um die Geschwindigkeit der Operation zu verbessern. Die 5 Stufen sind Fetch, Decode, Execute, Memory und Write Back. Der Entwurfsprozess umfasst verschiedene stromsparende Techniken auf architektonischer Ebene, was beweist, dass diese Methoden effizienter sind als Back-End-Techniken zur Reduzierung des Stromverbrauchs. Eingebettete Prozessoren mit geringem Stromverbrauch werden in einer Vielzahl von Anwendungen wie Autos, Telefonen, Digitalkameras, Druckern und anderen Geräten eingesetzt. Der Grund für ihre breite Verwendung ist, dass sie klein sind, daher nicht viel Die-Fläche beanspruchen und kostengünstig herzustellen sind. Eine geringe Leistungsaufnahme hilft, die Wärmeabgabe zu reduzieren, die Batterielebensdauer zu verlängern und die Zuverlässigkeit des Geräts zu erhöhen.

Chandra Shaker Arrabotu arbeitet derzeit als Assistenzprofessor in der Abteilung für Elektronik und Telematik, G. Nararayanamma Institute of Technology and Science (for Women), Hyderabad. Seine Forschungsinteressen umfassen das Internet der Dinge, Multi-access Edge Computing, maschinelles Lernen und eingebettete Systeme.

Erscheinungsdatum
Sprache deutsch
Maße 152 x 229 mm
Gewicht 127 g
Themenwelt Technik Elektrotechnik / Energietechnik
Schlagworte 32-Bit-Risc-Architektur • Hochleistungs-Risc
ISBN-10 620-6-24552-7 / 6206245527
ISBN-13 978-620-6-24552-0 / 9786206245520
Zustand Neuware
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich
Wegweiser für Elektrofachkräfte

von Gerhard Kiefer; Herbert Schmolke; Karsten Callondann

Buch | Hardcover (2024)
VDE VERLAG
48,00