Für diesen Artikel ist leider kein Bild verfügbar.

Enquête sur les méthodes de routage dans un scénario VLSI à faible puissance

Une contribution avérée pour les circuits intégrés
Buch | Softcover
192 Seiten
2022
Editions Notre Savoir (Verlag)
978-620-4-92404-5 (ISBN)
79,90 inkl. MwSt
  • Titel nicht im Sortiment
  • Artikel merken
La demande sans cesse croissante de nouvelles applications et de dispositifs compacts a entraîné le développement de nouvelles technologies au niveau de l'intégration. L'intégration à très grande échelle (VLSI) a permis d'intégrer des applications de grande densité dans une plate-forme compacte, atteignant ainsi l'objectif d'obtenir des applications haut de gamme sur une seule plate-forme. Avec l'augmentation de la densité d'intégration, cette technologie a évolué vers la conception à l'échelle nanométrique, ce qui représente un saut significatif dans le domaine VLSI. Avec la réalisation d'une grande densité d'intégration, les contraintes de puissance, de vitesse et de débit augmentent également. Lorsque la densité de transistors augmente, la consommation d'énergie augmente également. C'est un goulot d'étranglement pour la conception VLSI des applications critiques. Par conséquent, la nécessité de réduire la consommation d'énergie est un objectif majeur dans l'environnement de conception VLSI. L'optimisation de la puissance est développée par de multiples moyens, où les chercheurs ont un résultat avec diverses approches au niveau de la composition ou de l'intégration pour réduire la dissipation de puissance. L'utilisation de la puissance de traitement est considérée comme une consommation utile, cependant, les pertes de puissance dues aux pertes IR et aux interférences électromagnétiques (EMI) sont étudiées.

Nimushakavi SN Murti sarma et Thonta Rama Swamy sont professeurs au sreenidhi Institute of science and Technology (A), Yamnampet Hyderabad, Maddala Lakshmi Narasimha Acharyulu était un boursier de JNTUH et est actuellement à l'institut de technologie chaitanya bharati, gandipet, Hyderabad.

Erscheinungsdatum
Sprache französisch
Maße 150 x 220 mm
Gewicht 304 g
Themenwelt Technik Elektrotechnik / Energietechnik
Schlagworte atténuation des interférences • Compatibilité électromagnétique • Conception à l'échelle nanométrique • Diagonal routing • Electromagnetic Compatibility • Interference mitigation • logique de permutation. • Manhatton method • méthode Manhatton • Nano scale designing • optimisation de la puissance • Power optimisation • routage diagonal • Swapping logic
ISBN-10 620-4-92404-4 / 6204924044
ISBN-13 978-620-4-92404-5 / 9786204924045
Zustand Neuware
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich
DIN-Normen und Technische Regeln für die Elektroinstallation

von DIN; ZVEH; Burkhard Schulze

Buch | Softcover (2023)
Beuth (Verlag)
86,00
Wegweiser für Elektrofachkräfte

von Gerhard Kiefer; Herbert Schmolke; Karsten Callondann

Buch | Hardcover (2024)
VDE VERLAG
48,00