Für diesen Artikel ist leider kein Bild verfügbar.

Reduzierung der Testzeit während des Designs für Testbarkeit

ASIC-Entwurf
Buch | Softcover
56 Seiten
2022
Verlag Unser Wissen
978-620-4-42017-2 (ISBN)
43,90 inkl. MwSt
  • Titel nicht im Sortiment
  • Artikel merken
Da die VLSI-Technologie ständig auf kleinere Technologieknoten schrumpft, benötigen wir eine effiziente Testtechnik. Zuverlässigkeit und Testbarkeit sind die wichtigsten Parameter beim heutigen VLSI-Design. Die Verkürzung der Testzeit ist eine große Herausforderung bei der scanbasierten DFT (oder dem Test), da die Sequenz, wenn sie auf eine digitale Schaltung angewendet wird, es automatischen Testgeräten ermöglicht, zwischen dem korrekten Schaltungsverhalten und dem fehlerhaften Schaltungsverhalten zu unterscheiden, das durch Defekte verursacht wird. ATE-Maschinen sind sehr teuer, d.h. (i) eine größere Anzahl von Testmustern erfordert mehr Zeit für die Ausführung, was zu höheren Kosten führt. (ii) mehr Datenarchitektur für kosteneffektive Tests. Ein größeres Mustervolumen erfordert also mehr Speicherkapazität. Ein größeres Mustervolumen erfordert auch mehr Zeit für den Scanvorgang im DUT. Der DFT-Compiler von Synopsys wird zur Erstellung des verifizierten Scan-Designs verwendet. Das ATPG-Tool generiert Vektoren, die das Volumen erkennen können, das mehr Speicherplatz benötigt, was wiederum zu höheren Kosten führt. Das ATPG-Tool generiert später einen Statistikbericht, der uns Informationen zur Fehlerkategorie liefert, die wir interpretieren müssen, um Abdeckungsprobleme zu beheben. Hauptaugenmerk liegt auf der Verbesserung der Testzeit durch die Neuanordnung der Scan-Zellen.

Parmar, YogeshkumarProf. Yogesh Parmar hat sein Studium im Bereich Elektronik und Kommunikationstechnik an der Technischen Universität Gujarat, Vadodara, Gujarat, abgeschlossen.Dr. Haresh A. Suthar hat einen BE-Abschluss in Elektronik, einen ME-Abschluss in Automatik und Robotik und einen Doktortitel im Bereich Steuerung und Optimierung von der M.S. University of Baroda, Vadodara, Gujarat.

Erscheinungsdatum
Sprache deutsch
Maße 150 x 220 mm
Gewicht 102 g
Themenwelt Technik Elektrotechnik / Energietechnik
Schlagworte ASIC-Design • DFT • Testen
ISBN-10 620-4-42017-8 / 6204420178
ISBN-13 978-620-4-42017-2 / 9786204420172
Zustand Neuware
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich
DIN-Normen und Technische Regeln für die Elektroinstallation

von DIN; ZVEH; Burkhard Schulze

Buch | Softcover (2023)
Beuth (Verlag)
86,00
Wegweiser für Elektrofachkräfte

von Gerhard Kiefer; Herbert Schmolke; Karsten Callondann

Buch | Hardcover (2024)
VDE VERLAG
48,00