Beitrag zur Modellierung, Berechnung und Validierung eines Zuverlässigkeitsmodells für HDL-Code in sicherheitskritischen Systemen

(Autor)

Buch
181 Seiten
2014
Kassel University Press (Verlag)
978-3-86219-534-3 (ISBN)

Lese- und Medienproben

Beitrag zur Modellierung, Berechnung und Validierung eines Zuverlässigkeitsmodells für HDL-Code in sicherheitskritischen Systemen - Bashier Machmur
39,00 inkl. MwSt
  • Keine Verlagsinformationen verfügbar
  • Artikel merken
Bei der Entwicklung von Application Specific Integrated Circuit (ASIC) und der Verwendung von Field Programmable Gate Array (FPGA) werden Hardwarebeschreibungssprachen (HDL) für die Funktionsbeschreibung verwendet. Anhand des HDL-Codes wird ein digitaler Schaltungsentwurf erzeugt, der bei der Produktion zu einem digitalen Schaltkreis im ASIC führt. Falls die Funktion des ASICs durch Versagen des digitalen Schaltkreises zu schweren Folgen für die Umwelt
und Menschenleben führen kann, muss der digitale Schaltungsentwurf ein bedeutendes Maß an Sicherheit und Zuverlässigkeit aufweisen. Für den Einsatz in sicherheitsgerichteten Elektroniksystemen werden daher diese höheren Anforderungen an der Sicherheit und Zuverlässigkeit anhand der internationalen Norm IEC
61508 bei der Entwicklung des HDL-Codes berücksichtigt. Diese Norm definiert die Zuverlässigkeit des digitalen Schaltungsentwurfs als eine qualitative Aussage.
Eine quantitative Zuverlässigkeitsangabe des HDL-Codes wird in der Norm nicht unterstützt. Daher müssen in diesem Bereich neue wissenschaftliche Ansätze erbracht
werden, um eine quantitative Aussage bezüglich der Zuverlässigkeit des digitalen Schaltungsentwurfs zu erbringen. Anhand der vorhandenen Softwarezuverlässigkeitsmodelle
(SZM), die sich in der klassischen Programmiersprache (CPL) etabliert haben, werden Ansätze für Hardwarebeschreibungssprachen definiert. Dabei werden FPGAs für die Testumgebung verwendet, um eine Ansammlung der Ausfallzeiten für die Berechnungen der SZM zu erhalten. Der neue wissenschaftliche Ansatz der Anpassung der SZM an die Hardwarebeschreibungssprache muss zu einer quantitativen Aussage der Zuverlässigkeit des digitalen Schaltungsentwurfs führen. Ein Vergleich zwischen den existierenden SZM der klassischen Programmiersprache und dem hergeleiteten Ansatz für die Hardwarebeschreibungssprache wird für die Validierung der Anpassung verwendet. Durch den Ansatz kann ein weiterer quantitativer Nachweis der Zuverlässigkeit des HDL-Codes für die Zertifizierungsbehörden erbracht werden, um den Einsatz in
sicherheitsgerichteten Elektroniksystemen gewährleisten zu können.
Erscheint lt. Verlag 23.4.2014
Sprache deutsch
Maße 170 x 240 mm
Gewicht 320 g
Einbandart Paperback
Themenwelt Technik Elektrotechnik / Energietechnik
Schlagworte Funktionale Sicherheit • Hardwarebeschreibungssprache • Sicherheitsgerichtete Elektroniksysteme • Softwarezuverlässigkeitsmodelle
ISBN-10 3-86219-534-1 / 3862195341
ISBN-13 978-3-86219-534-3 / 9783862195343
Zustand Neuware
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich
DIN-Normen und Technische Regeln für die Elektroinstallation

von DIN; ZVEH; Burkhard Schulze

Buch | Softcover (2023)
Beuth (Verlag)
86,00
Wegweiser für Elektrofachkräfte

von Gerhard Kiefer; Herbert Schmolke; Karsten Callondann

Buch | Hardcover (2024)
VDE VERLAG
48,00